فرایند ۶۵ نانومتر گره طرحنگارنوری پیشرفته است که در ساخت نیمرسانا سیماس (ماسفت) استفاده میشود. پهنایباند خطوط چاپی (یعنی طول گیت ترانزیستور) میتوانند به حداقل ۲۵ نانومتر برسند بهطور اسمی فرایند ۶۵ نانومتر، درحالیکه گام بین دو خط ممکن است از ۱۳۰ نانومتر بیشتر باشد[۱] برای مقایسه، ریبوزومهای سلولی حدود ۲۰ نانومتر انتها-به-انتها است. یک بلور سیلیکون بدنه دارای ثابت شبکه ۰/۵۴۳ نانومتر است، بنابراین چنین ترانزیستورهایی از مرتبه ۱۰۰ اتم هستند. توشیبا و سونی فرایند ۶۵ نانومتر را در سال ۲۰۰۲ اعلام کردند،[۲] قبل از شروع فوجیتسو و توشیبا در سال ۲۰۰۴،[۳] و سپس تیاسامسی تولید را درسال ۲۰۰۵ آغاز کرد.[۴] تا سپتامبر ۲۰۰۷، اینتل، ایامدی یونایتد مایکروالکترونیکس کورپوریشن (UMC)، آیبیام و چارتد نیز تراشههای ۶۵ نانومتر تولید میکردند.
ضخامت گیت، یکی دیگر از ابعاد مهم، به اندازه ۱/۲ نانومتر (Intel) کاهش مییابد. فقط چند اتم قسمت «کلید» ترانزیستور را عایق میکند و لذا باعث میشود که بار از طریق آن جریان یابد. این اثر نامطلوب، نشت، ناشی از تونلزنی کوانتومی است. شیمی جدید دی الکتریکهای گیت با کاپای-بالا باید با فنونهای موجود، از جمله بایاس زیرلایه و ولتاژ آستانه چندگانه، ترکیب شود تا با جلوگیری از نشت از مصرف توان جلوگیری شود.
در واقع دو نسخه از این فرایند وجود دارد: CS200، با تمرکز بر کارایی بالا، و CS200A، با تمرکز بر کم-مصرفی.[۷][۸]
پیشین: 90 nm |
ماسفت فرایندهای ساخت | پسین: 45 nm |