Bobcat (microarchitecture)

Bobcat
Informations générales
Production Depuis 2011
Fabricant AMD
Taille du cache
Niveau 1 32 ko
Niveau 2 512 ko
Spécifications physiques
Finesse de gravure 40 nm à 28 nm
Architecture et classification
Architecture x86
Extensions MMX, SSE, SSE2, SSE3, SSSE3, SSE4a, ABM
Produits, marques, modèles, variantes
Marques AMD APU
Historique

Bobcat est une microarchitecture x86 basse consommation, conçue par AMD dont la commercialisation a débuté en 2011[1]. Cette architecture est destinée aux ordinateurs ultraportables, aux netbooks et aux nettops.

Caractéristiques

[modifier | modifier le code]
  • superscalaire symétrique deux voies (2 décodeurs, 2 ALUs, 2 FPUs)
  • exécution dans le désordre
  • TDP entre 1 et 10 W
  • 512 Ko de cache L2
  • 32 Ko de cache L1
  • SSE 1, 2, 3

Liste de processeurs

[modifier | modifier le code]

Notes et références

[modifier | modifier le code]
  1. Annonce d'AMD, 9 novembre 2010, [1] [2] [3][4][5] [6].

Articles connexes

[modifier | modifier le code]

Liens externes

[modifier | modifier le code]